74LS273的作用是缓冲时钟和直接清除输入,数据独立输入到各触发器。其中1D~8D为数据输入端,1Q~8Q为数据输出端。触发器是带有记忆功能的,包含有两个稳定状态的信息存储器件,也是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中的单元电路。
扩展资料:
74LS273触发器工作原理如下:
由6个与非门组成,其中G1和G2构成基本RS触发器。电平触发的主从触发器工作时,必须在正跳沿前加入输入信号。如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器的状态出错。
而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号。这样,输入端受干扰的时间大大缩短,受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器。
参考资料:D触发器-百度百科
74LS273是一种带清除功能的8D触发器, 1D~8D为数据输入端,1Q~8Q为数据输出端,正脉冲触发,低电平清除,常用作数据锁存器,地址锁存器。
D0~D7:出入;
Q0~Q7:输出
第一脚WR:主清除端,低电平触发,即当为低电平时,芯片被清除,输出全为0(低电平);
CP(CLK):触发端,上升沿触发,即当CP从低到高电平时,D0~D7的数据通过芯片,为0时将数据锁存,D0~D7的数据不变。
74LS273是八D触发器。8个单边输出的触发器,缓冲时钟和直接清除输入,数据独立输入到各触发器,
应用:缓冲/存储寄存器,移位寄存器,图像发生器。
74LS273是一种带清除功能的8D触发器, 1D~8D为数据输入端,1Q~8Q为数据输出端,正脉冲触发,低电平清除,常用作数据锁存器,地址锁存器。
你所说的这几串数字之间的作用是为了来体现出这个数据类型的差别和不同之处。